RUS  ENG
Полная версия
ПЕРСОНАЛИИ

Егоров Владимир Борисович

Публикации в базе данных Math-Net.Ru

  1. Процессоры данных как новый компонент инфраструктуры дата-центров

    Системы и средства информ., 35:1 (2025),  170–180
  2. Эволюция и перспективы концепции программного определения

    Системы и средства информ., 34:2 (2024),  83–94
  3. Некоторые сетевые аспекты программного определения «облачных» платформ

    Системы и средства информ., 34:1 (2024),  102–110
  4. Некоторые вопросы дезагрегации и компонуемости инфраструктуры центра обработки данных

    Системы и средства информ., 33:2 (2023),  101–110
  5. Программное определение сети в конвергентной и гиперконвергентной инфраструктурах

    Системы и средства информ., 33:1 (2023),  105–113
  6. К вопросу о совмещении программного определения сетей с виртуализацией сетевых функций

    Системы и средства информ., 32:2 (2022),  36–46
  7. К вопросу о соотношении программно определяемых и традиционных IP-сетей

    Системы и средства информ., 32:1 (2022),  73–82
  8. Некоторые вопросы программного определения хранилища данных

    Системы и средства информ., 31:2 (2021),  70–79
  9. Эволюция сетевых процессоров

    Системы и средства информ., 31:1 (2021),  111–121
  10. Некоторые вопросы программного определения центров обработки данных

    Системы и средства информ., 30:2 (2020),  103–112
  11. Особенности многоядерности и многопоточности в сетевых процессорах

    Системы и средства информ., 30:1 (2020),  82–92
  12. Практичное определение «программно определяемого»

    Системы и средства информ., 29:2 (2019),  85–94
  13. Способ повышения пропускной способности пакетных коммутаторов на основе интегрированных сетевых процессоров

    Системы и средства информ., 29:1 (2019),  63–73
  14. Накладные расходы виртуализации и влияющие на них факторы

    Системы и средства информ., 28:3 (2018),  141–152
  15. Некоторые неявные вопросы сетевой виртуализации

    Системы и средства информ., 27:3 (2017),  88–98
  16. Способ организации обработки пакетов в интегрированных сетевых процессорах

    Системы и средства информ., 27:1 (2017),  108–121
  17. Некоторые вопросы практической реализации концепции SDN

    Системы и средства информ., 26:1 (2016),  109–120
  18. Современные тенденции в развитии архитектур интегрированных сетевых процессоров

    Системы и средства информ., 24:3 (2014),  78–91
  19. Вопросы реализации объединяющей среды в архитектуре децентрализованной пакетной коммутации

    Информ. и её примен., 3:2 (2009),  43–52
  20. Концепция создания отечественных интегрированных коммуникационных микроконтроллеров для пакетной коммутации

    Информ. и её примен., 3:1 (2009),  34–46
  21. Регионы времени как объекты операционной системы общего назначения

    Информ. и её примен., 2:4 (2008),  74–84
  22. Дезинтегрированная архитектура пакетной коммутации

    Информ. и её примен., 2:4 (2008),  2–11
  23. “Многоэтажная” архитектура процессора

    ИТиВС, 2007, № 3,  79–87
  24. Способ повышения реактивности процессора

    ИТиВС, 2006, № 4,  3–15
  25. Способ увеличения количества портов пакетного коммутатора с помощью слотовой шины

    ИТиВС, 2006, № 2,  16–21
  26. Прототип многопротокольного устройства пакетной коммутации

    Системы и средства информ., 2006, № 16,  449–462
  27. Специализированные интегральные микросхемы для пакетных коммутаторов и маршрутизаторов

    Системы и средства информ., 2006, № 16,  436–448
  28. Дезинтеграционный подход к архитектуре универсального процессора коммутации пакетов

    ИТиВС, 2005, № 2,  76–85


© МИАН, 2026